可控模擬延遲線的研究
RESEARCH OF CONTROLLABLE ARTIFICIAL DELAY LINE
-
摘要: 本文提出了一種用我國首創(chuàng)的DYL集成線性與或門設(shè)計成的模擬延遲線。這種延遲線不僅具有電路結(jié)構(gòu)簡單、信號傳遞速度快等特點,而且電路的延遲量可以用數(shù)字量直接控制。
-
關(guān)鍵詞:
- 線性與或門; 延遲線; 時-空變換; 空-時變換
Abstract: An artificial delay line which was designed by using the DYL integrated linear AND-OR gate created first in China were proposed. This kind of delay circuit has not only the advantages of simpler structure, more rapid velocity for signal trasmission, but also the circuit delay which can be controlled by digital quantity. -
王守覺等,電子學報,(1978)2,41-51.[2]王守覺等, 電子學報,11(1983)5,9-16.[3]王守覺, 電子學報,14(1986)5,1-11.[4]張德龍等, 電子技術(shù)應用,1989年,第11期,第28-30頁.[5]張德龍, 安徽大學學報(自然科學版),1990年,第2期,第45-56頁.[6]張德龍等, 安徽大學學報(自然科學版),1991年,第3期,第30-36頁. -
計量
- 文章訪問數(shù): 2280
- HTML全文瀏覽量: 97
- PDF下載量: 690
- 被引次數(shù): 0