論文元數(shù)據(jù)搜索,找到相關信息共 3 條:
2021, 43(8): 2121-2127.
doi: 10.11999/JEIT200769
刊出日期:2021-08-10
該文提出一種通用的時間數(shù)字轉換器(TDC)碼密度校準信號產(chǎn)生方法,該方法基于相干采樣理論,通過合理設置TDC主時鐘和校準信號之間的頻率差,結合輸出信號保持電路,產(chǎn)生校準用的隨機信號,在碼密度校準過程中,隨機信號均勻分布在TDC的延時路徑上,實現(xiàn)對TDC的bin-by-bin校準?;赬ilinx公司的28 nm工藝的Kintex-7 現(xiàn)場可編程門陣列(FPGA)內部的進位鏈實現(xiàn)一種plain TDC,利用該方法校準plain TDC的碼寬(抽頭延遲時間),研究校準了2抽頭方式下的TDC的性能參數(shù),時間分辨率(對應TDC的最低有效位,Least Significant Bit, LSB)為24.9 ps,微分非線性為(–0.84~3.1)LSB,積分非線性為(–5.0~2.2)LSB。文中所述的校準方法采用時鐘邏輯資源實現(xiàn),多次測試考核結果表明,單個延時單元的標準差優(yōu)于0.5 ps。該校準方法采用時鐘邏輯資源代替組合邏輯資源,重復性、穩(wěn)定性較好,實現(xiàn)了對plain TDC的高精度自動校準。該方法同樣適用于其他類型的TDC的碼密度校準。
1991, 13(6): 632-636.
刊出日期:1991-11-19
復雜的光譜干擾限制了ICP-AES分析技術的進一步發(fā)展。最近提出的一些光譜干擾校正算法都因運算量大,而難以在一般微機上實時運行。本文基于算法和處理速度的綜合考慮,采用VLSI數(shù)字信號處理器(DSP芯片)構成光譜干擾校正硬件與Shen Lansun(沈蘭蓀)等人(1989)提出的算法相結合,初步實現(xiàn)了對ICP-AES光譜干擾的實時校正,從而為光譜干擾實時校正的研究開辟了一條新路。
2006, 28(4): 597-602.
刊出日期:2006-04-19
基于視覺采樣原理,該文提出了一般化的視覺采樣聚類方法VSC。該方法將視覺原理與著名的Weber定律結合起來,其特點是:對聚類初始條件不敏感;Weber定律提供了新的聚類有效性標準,并且該方法所得到的合理的聚類數(shù)可以依據(jù)Weber定律而得到。大量的實驗結果表明了算法VSC的有效性。文中討論了算法VSC與由Yang Miin-Shen等人(2004)新近提出的基于相似度量的聚類算法SCA之間的內在聯(lián)系,得出了這兩個算法具有一定的同解性質,從而揭示了該文所提方法VSC能夠有效地克服算法SCA中參數(shù) 不易確定的困難。